新的时钟IC实现了JESD204B SERDES高速接口的独特功能
诺伍德,MA (12/02/2014) - AD9528提供低功率、多输出、时钟分配功能和低抖动性能,以及片上两级锁相环和VCO。片上VCO调谐范围从3.6 GHz到4.0 GHz,输入接收器和振荡器提供单端和差分操作。
AD9528提供了与jesd204b兼容的子类1 SYSREF和确定性延迟时钟信号,并支持多种SYSREF信号生成选项。最基本的是一个简单的缓冲函数,其中用户提供的SYSREF信号被分散到SYSREF输出引脚。当提供外部SYSREF源时,AD9528还能够将SYSREF输出同步到内部生成的时钟输出,这对于实现精确的确定性延迟是必要的。AD9528也能够在内部生成SYSREF源。AD9528既支持产生连续信号SYSREF,也支持产生n次脉冲。在连续信号可能导致被时钟的数据转换器输出频谱中产生不必要的激振的系统中,n炮生成是至关重要的。
当连接到一个恢复的系统参考时钟和VCXO时,AD9528产生12个低噪声输出,范围为1 MHz至400 MHz,和两个高达1.25 GHz的高速输出。一个时钟输出相对于另一个时钟输出的频率和相位可以通过分压器相位选择功能来改变,分压器相位选择功能作为无抖动的粗定时调整,其增量等于来自VCO输出的信号周期的一半。每个SYSREF信号都有额外的相位偏移能力,使得在每个目标设备上拨号进入最佳到达时间变得容易。
AD9528可以与ADI的AD9680双通道,14位,1.0-GSPS JESD204B A/D转换器设计成宽带射频数据采集应用。
《华盛顿邮报》在GSPS数据转换器应用中,低抖动1.25 GSPS时钟优化了JESD204B串行接口功能第一次出现在模拟集成电路提示.
了下:所有行业新闻•简介•评论

