设计世界

  • 家
  • 文章
    • 3 d CAD
    • 电子•电
    • 紧固和加入
    • 工厂自动化
    • 线性运动
    • 运动控制
    • 测试和测量
    • 传感器
  • 3 d CAD模型
    • PARTsolutions
    • TraceParts
  • 领导
    • 2020年获奖者
    • 2019年获奖者
    • 跳跃奖励
  • 资源
    • 订阅
    • 数字问题
      • EE世界数字问题
    • 设计工程的未来
    • 跳跃奖励
    • MC²运动控制教室
    • 运动设计指南库
    • 播客
    • 供应商
    • 网络研讨会
  • 工程中的妇女
  • 电子书/技术提示
  • 视频
  • 新冠肺炎

原型套件提供100-MHz多FPGA性能,HSTDM技术

通过编辑设计世界|2015年9月17日

分享

synopsysthSynopsys,Inc。宣布宣布新的HAPS®-80 FPGA的原型设计系统,这是Synopsys的端到端原型调制解决方案的一部分。这也许不久- 80系统提供高达100 MHz的多FPGA性能和新的专有高速时域复用(HSTDM)技术。HAPS-80与ProtoCompiler设计自动化和调试软件使用最新的Xilinx Virtex UltraScale VU440设备,每个FPGA具有260万张ASIC-Gates容量,支持最高可达16亿ASIC盖茨的设计。HAPS硬件和Protocompiler软件的组合显着加速软件开发,硬件/软件集成和系统验证。

ProtoCompiler软件具有内置HAPS系统架构的知识自动分区,并且与非集成原型相比,将平均时间达到不到两周的第一个原型,然后在小时内编译迭代。ProtoCompiler利用HAPS-80的新HSTDM功能,自动选择销复用方案的最佳混合,以最佳匹配设计的设计。集成的HAPS-80解决方案为单个FPGA设计提供高达300 MHz的性能,对于多FPGA,高达100 MHz,无引脚多路复用,对于新型专有高速识别多路复用,多功能高速输出,高达30 MHz。HAPS-80系统的系统性能提高使OS在不到一分钟内启动到命令提示符,允许设计人员探测和初始化CPU,定时器和UART等设备硬件。HAPS-80还支持现实世界I / O的速度运行。

Synopsys已经使用了6代Xilinx FPGA设备,并且是Xilinx基于FPGA原型的长期业务合作伙伴。Synopsys的基于HAPS fpga的紧密集成硬件和软件原型解决方案的定位是提供Virtex®UltraScale™VU440设备的最高性能和能力,”Xilinx测试、测量和仿真市场业务主管Hanneke Krekels说。“UltraScale设备将设备密度提高了2.2倍,I/O增加了21%,非常适合HAPS系统原型复杂soc的多fpga分区。”

ProtoCompiler的自动化RTL-To-FPGA图像时序驱动流量与上一代相比,提供最高的原型性能和最快的周转时间。Protocompiler能够创建具有最佳多FPGA设计分区,最低销复用比率,优化的合成和引导FPGA的型号的原型。这些功能使设计人员能够轻松地利用HAPS-80的整个容量范围,这支持高达16亿个ASIC盖茨。Protocompiler的分层IP到SoC流封装RTL,设计原型制作约束,预定义的调试可见性接入点和综合指令,消除了在SOC中复制这些任务并在数周内减少集成时间。

“Baikal-T1,世界上第一个想象力MIPS Warrior P5600 CPU的硅实施是我们对创新和高质量的承诺,我们的研发中心基于严格的硬件/软件集成和系统验证方法。我们依靠Synopsys HAPS原型制作系统来提供高性能ASIC原型,如百吉旅馆-T1,即快速交货时间表,“Baikal Electronics的CTO Gregory Khrenov说。“我们预计HAPS-80的功能将使我们未来的工程项目受益。”

通过始终可用的HAPS深度跟踪调试Gen4 (DTD4)技术,hap -80系统提供了卓越的调试可见性和自动化,提供了在每个FPGA上快速捕获超过1000个调试信号位的能力。调试数据采集、调试存储内存和专用的调试路径内置在HAPS-80系统中,并由ProtoCompiler自动插入,以确保用户始终可以进行最低限度的调试。HAPS DTD4与Synopsys Verdi®调试软件结合使用,可帮助设计人员在原始RTL源代码的环境中快速可视化复杂的设计行为,从而获得类似于模拟器的体验,最多可将调试时间减少50%。此外,HAPS和ProtoCompiler与Verification Continuum的统一编译技术的集成简化了Synopsys VCS®仿真、ZeBu®仿真和HAPS原型之间的迁移,从而节省了长达数月的设计和验证时间。

HAPS通用多资源总线(UMRBUS)主机连接可实现混合式原型,全局可访问性和原型机场使用模式。UMRBus提供了基于HAPS-80系统和Synopsys的虚拟机之间的无缝连接,用于为早期软件开发和硬件/软件集成创建集成的混合式原型环境。此外,HAPS-80与HAPS-70兼容,使设计人员能够重用现有系统和硬件附件。HAPS-80系统中的本机以太网连接可通过与标准以太网连接启用全局系统可访问性。HAPS-80解决方案支持多种设计模式,以在企业配置中同时执行多个设计,提供最高的原型利用率以及对多个项目使用的更大的投资回报。

“我们已经优化了我们的每一代HAPS原型设计系统,以提供最高的系统性能和设计者的生产力。这new HAPS-80 series addresses SoC designers’ pain points in the areas of performance, scalability, time to first prototype and debug, while maintaining interoperability with HAPS-70 systems,” said John Koeter, vice president of marketing for IP and prototyping at Synopsys. “The unique combination of HAPS hardware and ProtoCompiler software delivers the fastest time to first prototype with the highest performance to accelerate software development, hardware/software integration and system validation of large SoC and GPU designs.”

强调:

  • HAPS-80基于fpga的原型系统与ProtoCompiler软件提供高达100 MHz的多fpga性能和新的自动化高速引脚复用
  • Protocompiler软件,用于HAPS系统的独家,自动分区以平均缩小到第一个原型的时间到不到两周
  • HAPS-80企业配置支持多达16亿个基于Xilinx Virtex UltraScale FPGA的ASIC门,并支持远程使用和多设计模式并发执行设计
  • 内置的调试功能被自动插入,以提高调试效率和可见性,从而能够捕获数千个RTL信号
  • 使用VCS仿真的统一编译和使用Verdi调试的统一调试,是Synopsys验证连续体平台的一部分,简化了仿真、仿真和原型之间的迁移,节省了长达数月的设计和验证启动时间

可用性与资源

基于fpga的HAPS-80原型系统和ProtoCompiler软件现已问世。

了解有关HAPS-80的更多信息:http://www.synopsys。com/Prototyping/fpgabasedPrototyping /页面/也许不久aspx——80.。

  • fpga原型博客:http://blogs.synopsys。com / breakingthethreelaws /
  • Protocompiler:http://www。synopsys.com/prototyping/fpgabasedPrototyping /页面/protocompiler.aspx
  • 混合原型:http://www。synopsys.com/prototyping/fpgabasedPrototyping /页面/hybrid-prototyping.aspx.
  • 也许不久调试:http://www.synopsys。com/Prototyping/fpgabasedPrototyping /页面/troubleshout-debug.aspx.
  • 基于FPGA的原型方法手册:http://www.synopsys。COM / FPMM.

Synopsys对此
www.synopsys.com

《华盛顿邮报》原型套件提供100-MHz多FPGA性能,HSTDM技术首先出现了FPGA提示。


提交:FPGA提示
标记:synopsys对此

相关文章阅读更多>

开发套件速度在SmartFusion2 SoC fpga上工作
supreme_18tc - 300 x206
10英寸。触摸显示套件用于Zynq-7000 SoC
Cadence-300x206.
DBX-TV总技术在Cadence Tensilica Hifi音频/语音处理器
xilinx - 300 x206
16nm UltraScale +设备从Xilinx公开提供的工具和文档

运动设计指南

“运动

不可或缺报名

运动控制课堂

设计世界数码版

覆盖

浏览最新的问题设计世界和背面问题在一个容易使用高质量的格式。剪辑,分享和下载与领先的设计工程杂志今天。

Edaboard电子论坛

顶级全球问题解决EE论坛涵盖微控制器,DSP,网络,模拟和数字设计,RF,电源电子,PCB路由等等

Edaboard:电子论坛

赞助内容

  • 使用超宽带的创造方式以及您需要知道的方法即可开始
  • Helukabel PVC控制和电机电缆接受Ecolab认证
  • 电子阀技术
  • 特殊戒指:自锁,平衡,ID / OD锁
  • 五个原因:2065连接器是一个可靠的替代手工焊接
  • 钻机从PLC带有边缘计算技术的优势:IIOT案例研究
工程交流

工程交流是一个用于工程师的全球教育网络社区。

联系、分享、学习就在今天

@designworld的推文
设计世界
  • 广告
  • 关于我们
  • 接触
  • 管理您的设计世界订阅
  • 订阅
  • 设计世界数字网络
  • 工程白皮书
  • 飞跃奖

版权所有©2021 WTWh Media LLC。版权所有。除了WTWH媒体的事先书面许可之外,可能不会再现本网站上的材料,分发,传输,缓存或以其他方式使用。
隐私政策|广告|关于我们

搜索设计世界

  • 家
  • 文章
    • 3 d CAD
    • 电子•电
    • 紧固和加入
    • 工厂自动化
    • 线性运动
    • 运动控制
    • 测试和测量
    • 传感器
  • 3 d CAD模型
    • PARTsolutions
    • TraceParts
  • 领导
    • 2020年获奖者
    • 2019年获奖者
    • 跳跃奖励
  • 资源
    • 订阅
    • 数字问题
      • EE世界数字问题
    • 设计工程的未来
    • 跳跃奖励
    • MC²运动控制教室
    • 运动设计指南库
    • 播客
    • 供应商
    • 网络研讨会
  • 工程中的妇女
  • 电子书/技术提示
  • 视频
  • 新冠肺炎
我们使用cookie来个性化内容和广告,提供社交媒体功能,并分析我们的流量。我们还与我们的社交媒体、广告和分析合作伙伴分享您使用我们网站的信息,这些合作伙伴可能会将您使用我们网站的信息与您提供给他们的或他们从您使用他们的服务中收集的其他信息相结合。如果您继续使用本网站,您即同意我们的cookies。 行不阅读更多