Xilinx, Inc.宣布Vivado®设计套件HLx版本,为设计全可编程soc、fpga和创建可重用平台提供了一种新的超高生产率方法。这些新的HLx版本包括HL系统版、HL设计版和HL WebPACK™版。所有HLx版本包括Vivado高级合成(HLS),包括C/ c++库,Vivado IP Integrator (IPI), LogicCORE™IP子系统,以及完整的Vivado实现工具套件,使主流用户能够轻松采用最高效和先进的基于C和IP的设计流程。当加上新的UltraFast™高生产率设计方法论指南,与传统方法相比,用户可以实现10-15倍的生产率提高。HLx Edition是对Vivado Design Suite的免费升级。
用于创建和编程可重用平台的超高生产率
在过去的3年里,Xilinx的领先客户已经开创并成熟了支持C和基于ip的设计技术和方法,这些技术和方法现在包括在HLx版本中,并证明了10-15X的生产力潜力。为了实现这种生产力,这些客户采用了以下全部或子集;1)基于c的设计和优化重用,2)IP子系统重用,3)集成自动化,4)加速设计闭合。
与传统的基于RTL的设计(大部分设计工作都花在设计过程的后端)不同,基于C和ip的设计能够极大地提高设计重用以加快创建速度,为更好的微架构快速设计探索,取代容易出错的手动C到RTL转换,在集成C和基于rtl的IP时,消除了时间和错误,并大大缩短了验证时间。使用高级别的抽象,客户发现他们可以快速地获得整体更好或相等的结果质量(性能、功率、利用率)。
为了实现这些高生产率流程,HLx版本包括Vivado HLS、Vivado IPI、LogicCORE IP子系统和完整的Vivado实现工具套件。此外,Xilinx及其联盟生态系统正在不断扩展特定市场的C库,如用于视频和图像处理的OpenCV,用于汽车驾驶辅助系统(ADAS)和数据中心应用的机器学习。Xilinx的新LogiCORE IP子系统是高度可配置的、市场定制的构建块,集成了多达80个独立的IP核、软件驱动程序、设计示例和测试台。新的IP子系统可用于以太网、PCIe®、视频处理、图像传感器处理和OTN开发。这些IP子系统基于行业标准,如AMBA®AXI 4互连协议、IEEE P1735加密和IP- xact,以实现与Xilinx和联盟成员IP的互操作性,并加速集成。
基于c的IP和预打包的IP子系统的结合利用Vivado IP Integrator实现集成自动化,得到了快速的结合。Vivado IPI的集成自动化提供了一个设备和平台感知的交互式环境,支持关键IP接口的智能自动连接、一键式IP子系统生成、实时drc和接口更改传播,并结合了强大的调试功能。平台感知智能,可以预先配置Zynq®soc和mpsoc处理系统,使用正确的外设、驱动程序和内存映射来支持目标板。设计团队现在可以快速识别、重用和集成软件和硬件IP,针对ARM®处理系统和高性能FPGA逻辑。
“HLx Editions提供了一个框架,用于创建和编程可重用的所有可编程平台,”Xilinx设计方法论市场营销高级总监tom Feist说。“通过在我们所有的Vivado包中提供先进的工具、IP和UltraFast设计方法,我们的主流客户可以专注于他们的差异化价值,更快地获得更好的设计。”
HLx是SDx的补充,用于创建和部署平台
HLx加速了硬件工程师的所有可编程平台的创建、修改和编程,补充了为软件和系统工程师量身定制的Xilinx SDx开发环境(SDSoC™,SDAccel™和SDNet™)。SDx开发环境家族支持对HLx生成的平台进行软件定义编程,使用C、c++、OpenCL™和新兴的P4语言进行包处理。HLx和SDx代表了Xilinx设计实现解决方案的新时代,利用所有可编程设备(包括Zynq soc、mpsoc、asic类fpga和3D ic)开发更智能、连接和差异化系统。
可用性
Vivado Design Suite HLx Editions升级现在可在Vivado Design Suite 2015.4发行版中获得,支持Xilinx 7系列、UltraScale™和UltraScale+™设备。下载最新版本www.xilinx.com/download.要了解更多,请观看Vivado款视频报名参加培训,并利用Vivado设计套件的超快设计方法指南和新Vivado设计套件的超快高水平生产力设计方法论指南.
赛灵思公司
www.xilinx.com
《华盛顿邮报》设计套件使用特定于市场的C库加速SoC、FPGA的开发第一次出现在FPGA的技巧.
![]()
了下:FPGA的技巧




