加利福尼亚州圣何塞,2015年10月6日/新华美通/ -Xilinx,Inc。(NASDAQ:XLNX)今天宣布2015.3释放Vivado®设计套件。新的发行使平台和系统开发人员通过在新的市场量身定制,插件和播放IP子系统更高的抽象水平,从而确保设计团队工作,以提高生产效率,降低开发成本。新的IP子系统,在增强Vivado IP集成器(IPI)和Vivado高层次综合(HLS)组合,显著通过实现更大的IP构建模块,用于快速集成和验证的重用和相关内容提高生产效率。
以设计到新的高度IP子系统
Xilinx的新Logicore™IP子系统是高度可配置的市场量身定制的构建块,可集成80个独立IP内核,软件驱动程序,设计示例和测试台。提供Vivado Design Suite 2015.3版本是以太网,PCIe,视频处理,图像传感器处理和OTN开发的新型IP子系统。这些IP子系统基于ARM®BAMA®AXI4互连协议,IEEE P1735加密和IP-XACT等行业标准,以实现与Xilinx和Alliance成员IP的互操作性,并加速集成。
“所有这些IP子系统都将通过能够重复使用大量更大的构建块和快速集成和验证所需的所有内容来大大提高生产率,”Xilinx设计方法营销高级总监Tom Feist表示。“我们新的视频IP子系统特别独特的是它完全写了C和C ++并利用Vivado HLS。我们的内部开发时间约为4个月,与RTL流量估计有两年,对团队的6倍的生产力提高。我们将继续在后代看到额外的生产力收益。基于C的IP重用不仅使IP子系统能够轻松地从族移植到家庭,而且还可以实现微型架构的自动重新优化,并为下一代系统要求和硅特性相关联。“
新型高度可配置的视频处理IP子系统支持4K2K视频管,具有全面的视频支持,包括VDMA,Deinterlacer,色度重采样器和标量。子系统还可以通过利用自动生成的AXI接口和Vivado IPI来容易地源和同步DisplayPort,HDMI和MIPI接口。
通过Vivado 2015.3发布,设计人员还可以使用Vivado IP Integrator工具的增强版本来利用新的IP子系统。用户还可以利用新的仿真流,为所有主要模拟器提供一键式设置,并改进了修订控件,以简化IP集成和验证。
可用性
Vivado Design Suite 2015.3现在可以支持Xilinx®7系列和UltraScale™设备,以及UltraScale +™FPGA和MPSOC的早期访问支持。下载vivado设计套件2015.3在www.xilinx.com/download。要了解更多观看Vivado QuickTake视频,请注册培训,并利用超快设计方法。
关于Xilinx.
赛灵思公司是所有编程FPGA,SoC中,MPSoCs和3D IC的领先供应商。赛灵思独特地使这都是软件定义和硬件优化的应用程序 - 在云计算,SDN / NFV,视频/视觉,工业物联网,和5G无线供电行业的进步。有关更多信息,请访问www.xilinx.com.。
帖子设计套件为以太网提供IP子系统,
PCIe,视频处理,图像传感器处理,
和OTN开发首先出现了FPGA提示。
![]()
提交:FPGA提示




