Keysight Technologies, Inc.推出了DDR总线模拟器;这是业界首个为JEDEC DDR内存总线规范生成准确的误码率(BER)轮廓的工具。
软件产品可作为EESOF ESOF的高级设计系统(广告)2014.11的新选项,快速准确地计算DQ和DQS眼睛概率密度分布和用于存储器接口的BER轮廓。模拟器通过使用统计模拟来实现这一点,这意味着不需要冗长或耗时的位模式。相反,它从发射机,通道和接收器脉冲响应构成眼图,以及概念无限的非重复比特模式的随机特性。以前可用的工具使用来自香料样或卷积通道模拟的有限比特模式的有限钻头图案的有限双迪拉克的眼图构造了眼图。

Keysight EEsof EDA信号完整性工具产品经理Colin Warwick表示:“单个模拟既快速又准确,允许设计师以批处理模式运行,快速探索设计空间。“此外,我们还提供DDR总线模拟器分布式计算8包许可证,这样用户就可以将参数扫描外包给计算集群,以获得更短的响应时间。”
ADS DDR Bus Simulator提供严格的DQ和DQS眼睛计算,以任意低的BER水平,包括JEDEC指定的1E-16轮廓。模拟器占串扰和过渡时间之间的串扰和不对称性,并提供轮廓和DDR4之间的综合时序和电压边缘接收掩模规范。
广告DDR总线模拟器允许三种IC型号类型:内置,宜必思或电路模型;所有这些都可以在示意图中“混合和匹配”。内置驱动器和接收器分别包含去强调和连续时间线性均衡功能。
美国定价和可用性
ADS DDR总线模拟器和DDR总线模拟器分布式计算8-pack将在今年冬天作为ADS 2014.11发布的一部分发布。定价取决于所需的精确配置。
帖子DDR总线模拟器生成BER轮廓第一次出现在测试和测量提示。
提交:测试和测量提示




